商業(yè)
生態(tài)體系缺位,德施曼難敵小米和華為
德施曼難以構(gòu)建起真正的競爭優(yōu)勢。
董寒雪
21小時前
天眼查App顯示,東芯半導體股份有限公司于2024年9月11日申請了一項名為“DDR時鐘同步系統(tǒng)和具備該系統(tǒng)的DDR內(nèi)存芯片”的發(fā)明專利,并于2024年12月31日正式公布。該專利由劉浩杰、劉亮、沈凱斌和聶明漩共同發(fā)明,旨在解決DDR內(nèi)存芯片在時鐘信號同步方面的技術難題。
該發(fā)明提供了一種DDR時鐘同步系統(tǒng),通過接收器、自動循環(huán)控制器、延遲鎖相環(huán)、邏輯單元和時鐘樹的協(xié)同工作,實現(xiàn)了對DDR時鐘信號和多個控制命令信號的同步調(diào)整。延遲鎖相環(huán)具有多個延遲鏈,能夠基于系統(tǒng)信號自動切換,從而在多個延遲鏈中循環(huán)進行參考時鐘信號的調(diào)整。這一技術不僅提高了時鐘信號的同步精度,還增強了系統(tǒng)的穩(wěn)定性和響應速度。
東芯半導體表示,該技術的應用將顯著提升DDR內(nèi)存芯片的性能,特別是在高頻率、大數(shù)據(jù)傳輸場景下,能夠有效減少信號延遲和抖動,確保數(shù)據(jù)傳輸?shù)臏蚀_性和可靠性。
風險警告:本文根據(jù)網(wǎng)絡內(nèi)容由AI生成,內(nèi)容僅供參考,不應作為專業(yè)建議或決策依據(jù)。用戶應自行判斷和驗證信息的準確性和可靠性,本站不承擔可能產(chǎn)生的任何風險和責任。內(nèi)容如有問題,可聯(lián)系本站刪除。